Implementación hardware de la función Hash SHA3-256 usando una arquitectura Pipeline

Autores/as

  • Nataly Nieto Ramírez Escuela de Ingeniería Eléctrica y Electrónica. Universidad del Valle, Cali, Colombia
  • Rubén Darío Nieto Londoño Escuela de Ingeniería Eléctrica y Electrónica. Universidad del Valle, Cali, Colombia

Palabras clave:

FPGA, Función hash criptográfica, implementación hardware, Keccak, pipeline, SHA-3

Resumen

Las funciones hash son fundamentales en seguridad informática, como en sistemas de autenticación y firmas digitales. Este trabajo presenta una arquitectura segmentada de dos etapas para la función hash SHA3-256, implementada en una FPGA de la familia Virtex-5, alcanzando un rendimiento de 27,98 Gbps.

Descargas

Los datos de descargas todavía no están disponibles.

Descargas

Publicado

2024-10-28

Cómo citar

[1]
N. Nieto Ramírez y R. D. Nieto Londoño, «Implementación hardware de la función Hash SHA3-256 usando una arquitectura Pipeline», Ingeniare, Rev. chil. ing., vol. 27, n.º 1, oct. 2024.

Artículos similares

1 2 3 4 5 6 > >> 

También puede {advancedSearchLink} para este artículo.